1
0
mirror of https://github.com/RPCS3/llvm-mirror.git synced 2024-11-01 00:12:50 +01:00
llvm-mirror/test/CodeGen/X86/mfence.ll

21 lines
916 B
LLVM
Raw Normal View History

; RUN: llc < %s -march=x86 -mattr=+sse2 | not grep sfence
; RUN: llc < %s -march=x86 -mattr=+sse2 | not grep lfence
; RUN: llc < %s -march=x86 -mattr=+sse2 | grep mfence
declare void @llvm.memory.barrier( i1 , i1 , i1 , i1 , i1)
define void @test() {
call void @llvm.memory.barrier( i1 true, i1 true, i1 false, i1 false, i1 true)
call void @llvm.memory.barrier( i1 true, i1 false, i1 true, i1 false, i1 true)
call void @llvm.memory.barrier( i1 true, i1 false, i1 false, i1 true, i1 true)
call void @llvm.memory.barrier( i1 true, i1 true, i1 true, i1 false, i1 true)
call void @llvm.memory.barrier( i1 true, i1 true, i1 false, i1 true, i1 true)
call void @llvm.memory.barrier( i1 true, i1 false, i1 true, i1 true, i1 true)
call void @llvm.memory.barrier( i1 true, i1 true, i1 true, i1 true , i1 true)
call void @llvm.memory.barrier( i1 false, i1 false, i1 false, i1 false , i1 true)
ret void
}