mirror of
https://github.com/RPCS3/llvm-mirror.git
synced 2024-11-24 19:52:54 +01:00
Add test case for r90108
llvm-svn: 90109
This commit is contained in:
parent
27bce4e285
commit
22b4e4e223
154
test/CodeGen/X86/scalar_widen_div.ll
Normal file
154
test/CodeGen/X86/scalar_widen_div.ll
Normal file
@ -0,0 +1,154 @@
|
||||
; RUN: llc < %s -disable-mmx -march=x86-64 -mattr=+sse42 | FileCheck %s
|
||||
|
||||
; Verify when widening a divide/remainder operation, we only generate a
|
||||
; divide/rem per element since divide/remainder can trap.
|
||||
|
||||
define void @vectorDiv (<2 x i32> addrspace(1)* %nsource, <2 x i32> addrspace(1)* %dsource, <2 x i32> addrspace(1)* %qdest) nounwind {
|
||||
; CHECK: idivl
|
||||
; CHECK: idivl
|
||||
; CHECK-NOT: idivl
|
||||
; CHECK: ret
|
||||
entry:
|
||||
%nsource.addr = alloca <2 x i32> addrspace(1)*, align 4
|
||||
%dsource.addr = alloca <2 x i32> addrspace(1)*, align 4
|
||||
%qdest.addr = alloca <2 x i32> addrspace(1)*, align 4
|
||||
%index = alloca i32, align 4
|
||||
store <2 x i32> addrspace(1)* %nsource, <2 x i32> addrspace(1)** %nsource.addr
|
||||
store <2 x i32> addrspace(1)* %dsource, <2 x i32> addrspace(1)** %dsource.addr
|
||||
store <2 x i32> addrspace(1)* %qdest, <2 x i32> addrspace(1)** %qdest.addr
|
||||
%tmp = load <2 x i32> addrspace(1)** %qdest.addr
|
||||
%tmp1 = load i32* %index
|
||||
%arrayidx = getelementptr <2 x i32> addrspace(1)* %tmp, i32 %tmp1
|
||||
%tmp2 = load <2 x i32> addrspace(1)** %nsource.addr
|
||||
%tmp3 = load i32* %index
|
||||
%arrayidx4 = getelementptr <2 x i32> addrspace(1)* %tmp2, i32 %tmp3
|
||||
%tmp5 = load <2 x i32> addrspace(1)* %arrayidx4
|
||||
%tmp6 = load <2 x i32> addrspace(1)** %dsource.addr
|
||||
%tmp7 = load i32* %index
|
||||
%arrayidx8 = getelementptr <2 x i32> addrspace(1)* %tmp6, i32 %tmp7
|
||||
%tmp9 = load <2 x i32> addrspace(1)* %arrayidx8
|
||||
%tmp10 = sdiv <2 x i32> %tmp5, %tmp9
|
||||
store <2 x i32> %tmp10, <2 x i32> addrspace(1)* %arrayidx
|
||||
ret void
|
||||
}
|
||||
|
||||
define <3 x i8> @test_char_div(<3 x i8> %num, <3 x i8> %div) {
|
||||
; CHECK: idivb
|
||||
; CHECK: idivb
|
||||
; CHECK: idivb
|
||||
; CHECK-NOT: idivb
|
||||
; CHECK: ret
|
||||
%div.r = sdiv <3 x i8> %num, %div
|
||||
ret <3 x i8> %div.r
|
||||
}
|
||||
|
||||
define <3 x i8> @test_uchar_div(<3 x i8> %num, <3 x i8> %div) {
|
||||
; CHECK: divb
|
||||
; CHECK: divb
|
||||
; CHECK: divb
|
||||
; CHECK-NOT: divb
|
||||
; CHECK: ret
|
||||
%div.r = udiv <3 x i8> %num, %div
|
||||
ret <3 x i8> %div.r
|
||||
}
|
||||
|
||||
define <5 x i16> @test_short_div(<5 x i16> %num, <5 x i16> %div) {
|
||||
; CHECK: idivw
|
||||
; CHECK: idivw
|
||||
; CHECK: idivw
|
||||
; CHECK: idivw
|
||||
; CHECK: idivw
|
||||
; CHECK-NOT: idivw
|
||||
; CHECK: ret
|
||||
%div.r = sdiv <5 x i16> %num, %div
|
||||
ret <5 x i16> %div.r
|
||||
}
|
||||
|
||||
define <4 x i16> @test_ushort_div(<4 x i16> %num, <4 x i16> %div) {
|
||||
; CHECK: divw
|
||||
; CHECK: divw
|
||||
; CHECK: divw
|
||||
; CHECK: divw
|
||||
; CHECK-NOT: divw
|
||||
; CHECK: ret
|
||||
%div.r = udiv <4 x i16> %num, %div
|
||||
ret <4 x i16> %div.r
|
||||
}
|
||||
|
||||
define <3 x i32> @test_uint_div(<3 x i32> %num, <3 x i32> %div) {
|
||||
; CHECK: divl
|
||||
; CHECK: divl
|
||||
; CHECK: divl
|
||||
; CHECK-NOT: divl
|
||||
; CHECK: ret
|
||||
%div.r = udiv <3 x i32> %num, %div
|
||||
ret <3 x i32> %div.r
|
||||
}
|
||||
|
||||
define <3 x i64> @test_long_div(<3 x i64> %num, <3 x i64> %div) {
|
||||
; CHECK: idivq
|
||||
; CHECK: idivq
|
||||
; CHECK: idivq
|
||||
; CHECK-NOT: idivq
|
||||
; CHECK: ret
|
||||
%div.r = sdiv <3 x i64> %num, %div
|
||||
ret <3 x i64> %div.r
|
||||
}
|
||||
|
||||
define <3 x i64> @test_ulong_div(<3 x i64> %num, <3 x i64> %div) {
|
||||
; CHECK: divq
|
||||
; CHECK: divq
|
||||
; CHECK: divq
|
||||
; CHECK-NOT: divq
|
||||
; CHECK: ret
|
||||
%div.r = udiv <3 x i64> %num, %div
|
||||
ret <3 x i64> %div.r
|
||||
}
|
||||
|
||||
|
||||
define <4 x i8> @test_char_rem(<4 x i8> %num, <4 x i8> %rem) {
|
||||
; CHECK: idivb
|
||||
; CHECK: idivb
|
||||
; CHECK: idivb
|
||||
; CHECK: idivb
|
||||
; CHECK-NOT: idivb
|
||||
; CHECK: ret
|
||||
%rem.r = srem <4 x i8> %num, %rem
|
||||
ret <4 x i8> %rem.r
|
||||
}
|
||||
|
||||
define <5 x i16> @test_short_rem(<5 x i16> %num, <5 x i16> %rem) {
|
||||
; CHECK: idivw
|
||||
; CHECK: idivw
|
||||
; CHECK: idivw
|
||||
; CHECK: idivw
|
||||
; CHECK: idivw
|
||||
; CHECK-NOT: idivw
|
||||
; CHECK: ret
|
||||
%rem.r = srem <5 x i16> %num, %rem
|
||||
ret <5 x i16> %rem.r
|
||||
}
|
||||
|
||||
define <4 x i32> @test_uint_rem(<4 x i32> %num, <4 x i32> %rem) {
|
||||
; CHECK: idivl
|
||||
; CHECK: idivl
|
||||
; CHECK: idivl
|
||||
; CHECK: idivl
|
||||
; CHECK-NOT: idivl
|
||||
; CHECK: ret
|
||||
%rem.r = srem <4 x i32> %num, %rem
|
||||
ret <4 x i32> %rem.r
|
||||
}
|
||||
|
||||
|
||||
define <5 x i64> @test_ulong_rem(<5 x i64> %num, <5 x i64> %rem) {
|
||||
; CHECK: divq
|
||||
; CHECK: divq
|
||||
; CHECK: divq
|
||||
; CHECK: divq
|
||||
; CHECK: divq
|
||||
; CHECK-NOT: divq
|
||||
; CHECK: ret
|
||||
%rem.r = urem <5 x i64> %num, %rem
|
||||
ret <5 x i64> %rem.r
|
||||
}
|
Loading…
Reference in New Issue
Block a user