mirror of
https://github.com/RPCS3/llvm-mirror.git
synced 2024-10-22 12:33:33 +02:00
f00a49ceff
before: %and = and i32 %y, %x %neg = xor i32 %x, -1 %and4 = and i32 %z, %neg %xor = xor i32 %and4, %and after: %xor1 = xor i32 %z, %y %and2 = and i32 %xor1, %x %xor = xor i32 %and2, %z llvm-svn: 108136
68 lines
1.4 KiB
LLVM
68 lines
1.4 KiB
LLVM
; This test makes sure that these instructions are properly eliminated.
|
|
;
|
|
; RUN: opt < %s -instcombine -S | FileCheck %s
|
|
|
|
; PR1253
|
|
define i1 @test0(i32 %A) {
|
|
; CHECK: @test0
|
|
; CHECK: %C = icmp slt i32 %A, 0
|
|
%B = xor i32 %A, -2147483648
|
|
%C = icmp sgt i32 %B, -1
|
|
ret i1 %C
|
|
}
|
|
|
|
define i1 @test1(i32 %A) {
|
|
; CHECK: @test1
|
|
; CHECK: %C = icmp slt i32 %A, 0
|
|
%B = xor i32 %A, 12345
|
|
%C = icmp slt i32 %B, 0
|
|
ret i1 %C
|
|
}
|
|
|
|
; PR1014
|
|
define i32 @test2(i32 %tmp1) {
|
|
; CHECK: @test2
|
|
; CHECK-NEXT: and i32 %tmp1, 32
|
|
; CHECK-NEXT: or i32 %ovm, 8
|
|
; CHECK-NEXT: ret i32
|
|
%ovm = and i32 %tmp1, 32
|
|
%ov3 = add i32 %ovm, 145
|
|
%ov110 = xor i32 %ov3, 153
|
|
ret i32 %ov110
|
|
}
|
|
|
|
define i32 @test3(i32 %tmp1) {
|
|
; CHECK: @test3
|
|
; CHECK-NEXT: and i32 %tmp1, 32
|
|
; CHECK-NEXT: or i32 %tmp, 8
|
|
; CHECK-NEXT: ret i32
|
|
%ovm = or i32 %tmp1, 145
|
|
%ov31 = and i32 %ovm, 177
|
|
%ov110 = xor i32 %ov31, 153
|
|
ret i32 %ov110
|
|
}
|
|
|
|
define i32 @test4(i32 %A, i32 %B) {
|
|
%1 = xor i32 %A, -1
|
|
%2 = ashr i32 %1, %B
|
|
%3 = xor i32 %2, -1
|
|
ret i32 %3
|
|
; CHECK: @test4
|
|
; CHECK: %1 = ashr i32 %A, %B
|
|
; CHECK: ret i32 %1
|
|
}
|
|
|
|
; PR6773
|
|
define i32 @test5(i32 %x, i32 %y, i32 %z) nounwind readnone {
|
|
%and = and i32 %y, %x
|
|
%not = xor i32 %x, -1
|
|
%and2 = and i32 %z, %not
|
|
%or = or i32 %and2, %and
|
|
ret i32 %or
|
|
; CHECK: @test5
|
|
; CHECK: xor i32
|
|
; CHECK: and i32
|
|
; CHECK: xor i32
|
|
; CHECK: ret i32
|
|
}
|