mirror of
https://github.com/RPCS3/llvm-mirror.git
synced 2024-11-01 16:33:37 +01:00
26297589b7
form so they can be narrowed to 16-bit instructions. llvm-svn: 106762
57 lines
1.1 KiB
LLVM
57 lines
1.1 KiB
LLVM
; RUN: llc < %s -march=thumb -mattr=+thumb2 | FileCheck %s
|
|
|
|
define i32 @f1(i32 %a, i32 %b) {
|
|
; CHECK: f1:
|
|
; CHECK: eors r0, r1
|
|
%tmp = xor i32 %a, %b
|
|
ret i32 %tmp
|
|
}
|
|
|
|
define i32 @f2(i32 %a, i32 %b) {
|
|
; CHECK: f2:
|
|
; CHECK: eors r0, r1
|
|
%tmp = xor i32 %b, %a
|
|
ret i32 %tmp
|
|
}
|
|
|
|
define i32 @f2b(i32 %a, i32 %b, i32 %c) {
|
|
; CHECK: f2b:
|
|
; CHECK: eor.w r0, r1, r2
|
|
%tmp = xor i32 %b, %c
|
|
ret i32 %tmp
|
|
}
|
|
|
|
define i32 @f3(i32 %a, i32 %b) {
|
|
; CHECK: f3:
|
|
; CHECK: eor.w r0, r0, r1, lsl #5
|
|
%tmp = shl i32 %b, 5
|
|
%tmp1 = xor i32 %a, %tmp
|
|
ret i32 %tmp1
|
|
}
|
|
|
|
define i32 @f4(i32 %a, i32 %b) {
|
|
; CHECK: f4:
|
|
; CHECK: eor.w r0, r0, r1, lsr #6
|
|
%tmp = lshr i32 %b, 6
|
|
%tmp1 = xor i32 %tmp, %a
|
|
ret i32 %tmp1
|
|
}
|
|
|
|
define i32 @f5(i32 %a, i32 %b) {
|
|
; CHECK: f5:
|
|
; CHECK: eor.w r0, r0, r1, asr #7
|
|
%tmp = ashr i32 %b, 7
|
|
%tmp1 = xor i32 %a, %tmp
|
|
ret i32 %tmp1
|
|
}
|
|
|
|
define i32 @f6(i32 %a, i32 %b) {
|
|
; CHECK: f6:
|
|
; CHECK: eor.w r0, r0, r0, ror #8
|
|
%l8 = shl i32 %a, 24
|
|
%r8 = lshr i32 %a, 8
|
|
%tmp = or i32 %l8, %r8
|
|
%tmp1 = xor i32 %tmp, %a
|
|
ret i32 %tmp1
|
|
}
|